PowerEdge: Comprensión del firmware de FLOP, CPLD y FPGA en servidores de 17.ª generación

Resumen: En el mundo de la tecnología, no es raro encontrarse con términos y acrónimos desconocidos. Los servidores de 17.ª generación presentan la terminología de tarjeta de paleta OCP flotante (FLOP), dispositivo lógico programable complejo (CPLD) y arreglo de puertas programables en campo (FPGA). ...

Este artículo se aplica a Este artículo no se aplica a Este artículo no está vinculado a ningún producto específico. No se identifican todas las versiones del producto en este artículo.

Instrucciones

¿Qué es FLOP?
FLOP son las siglas de Floating OCP Paddle Card (tarjeta de paleta OCP flotante).

¿Qué es FLOP CPLD?
El CPLD de FLOP se refiere al firmware que se utiliza en la placa de paleta para las tarjetas Open Compute Project (OCP). Este firmware es necesario para las tarjetas OCP frontales y las tarjetas OCP secundarias posteriores opcionales (también montadas en placas de paleta). Este firmware se utiliza para controlar la secuencia de alimentación de las tarjetas OCP montadas en las tarjetas de paleta.

El firmware de CPLD de FLOP no se aplica a las tarjetas OCP montadas directamente en el módulo de procesador de host (HPM). Las tarjetas OCP frontales y posteriores opcionales no están montadas directamente en el HPM. Estos adaptadores están conectados a una placa de paletas que está cableada al HPM.

El firmware de FLOP CPLD es estrictamente para tablas de paddle.
 

Nota: El CPLD de FLOP no tiene nada que ver con el firmware tradicional de dispositivo lógico programable complejo (CPLD) que se encuentra en los servidores PowerEdge de 16.ª generación y anteriores.  

¿Qué es FPGA?
FPGA significa matriz de puertas programables en campo. Es un tipo de circuito integrado que se puede programar y reprogramar después de la fabricación. En este contexto, FPGA es similar a CPLD tradicional.

¿Cómo se relaciona FPGA con CPLD?
En este caso, FPGA se utiliza para combinar el firmware de tres circuitos integrados (IC) de dispositivo lógico programable (PLD) independientes en un solo paquete. Estos IC son los siguientes:
  • FPGA de SCM (ubicada en la placa DCSCM)
  • FPGA HPM (ubicada en la placa HPM)
  • FPGA SAT (ubicada en la placa HPM)

El firmware de estos tres PLD se combina en un solo paquete de firmware de FPGA, que se actualiza mediante un solo paquete de actualización de Dell (DUP). Esto significa que, en lugar de tener actualizaciones de firmware independientes para cada PLD, solo hay un paquete de actualización que cubre los tres. La numeración en la versión del firmware refleja los tres PLD del firmware. Por ejemplo, la versión de FPGA 107.123.120 para un R6715 se divide en lo siguiente:

  • SCM versión 1.0.7
  • HPM versión 1.2.3
  • SAT versión 1.2.0

Resumen:

  • FLOP se refiere a la tabla de paddle OCP.
  • FLOP CPLD es el firmware utilizado en la placa de paletas para las tarjetas OCP.
  • FPGA es un arreglo de puertas programables en campo que se utiliza para fusionar el firmware de varios PLD en un solo paquete.

Productos afectados

PowerEdge R470, PowerEdge R570, PowerEdge R670, PowerEdge R6715, PowerEdge R6725, PowerEdge R770, PowerEdge R770AP, PowerEdge R7715, PowerEdge R7725, PowerEdge R7725xd
Propiedades del artículo
Número del artículo: 000379385
Tipo de artículo: How To
Última modificación: 25 mar. 2026
Versión:  4
Encuentre respuestas a sus preguntas de otros usuarios de Dell
Servicios de soporte
Compruebe si el dispositivo está cubierto por los servicios de soporte.